電子元件技術(shù)網(wǎng)logo
去耦電容器的作用分析
去耦電容器的作用分析

去耦電容是電路中裝設(shè)在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時(shí)也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。

去耦電容器的作用到底是什么?要回答這個(gè)問題,需要考證在不使用去耦器件時(shí)會(huì)出現(xiàn)什么問題。 圖 1 為帶去耦電容器和不帶去耦電容器(C1 和C2)情況下用于驅(qū)動(dòng) R-C 負(fù)載的緩沖電路。我們注意到,在不使用去耦電容器的情況下,電路的輸出信號(hào)包含高頻 (3.8MHz) 振蕩。對(duì)于沒有去耦電容器的放大器而言,通常會(huì)出現(xiàn)穩(wěn)定性低、瞬態(tài)響應(yīng)差、啟動(dòng)出現(xiàn)故障以及其它多種異常問題。詳細(xì)閱讀>>

干貨"title="干貨" 干貨

在電子電路中,去耦電容和旁路電容都是起到抗干擾的作用,電容所處的位置不同,稱呼就不一樣了。對(duì)于同一個(gè)電路來說,旁路(bypass)電容是把輸入信號(hào)中的高頻噪聲作為濾除對(duì)象,把前級(jí)攜帶的高頻雜波濾除,而去耦(decoupling)電容也稱退耦電容,是把輸出信號(hào)的干擾作為濾除對(duì)象。去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩(wěn)定工作。

去耦電容(decoupling capacitors)如何擺放設(shè)計(jì)?

去耦電容(decoupling capacitors)如何擺放設(shè)計(jì)?

?

去耦電容是電路中裝設(shè)在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時(shí)也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。今天聊聊有意思的去耦電容的擺放設(shè)計(jì)。先來看看Bypass和decoupling充滿畫面感的區(qū)別。請(qǐng)看圖。詳細(xì)閱讀>>

去耦電容,你選對(duì)了么?

去耦電容,你選對(duì)了么?

?

在之前的文章 電路去耦太重要,這篇文章講透了 中,我們介紹了去耦的基礎(chǔ)知識(shí)及其在實(shí)現(xiàn)集成電路(IC)期望性能方面的重要性。在本篇文章中,我們將詳細(xì)探討用于去耦的基本電路元件——電容。詳細(xì)閱讀>>

理解尖峰電流與pcb布局時(shí)的去耦電容

理解尖峰電流與pcb布局時(shí)的去耦電容

?

數(shù)字電路輸出高電平時(shí)從電源拉出的電流Ioh和低電平輸出時(shí)灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成:詳細(xì)閱讀>>

去耦電容與旁路電容的區(qū)別

去耦電容與旁路電容的區(qū)別

?

在電子電路中,去耦電容和旁路電容都是起到抗干擾的作用,電容所處的位置不同,稱呼就不一樣了。對(duì)于同一個(gè)電路來說,旁路(bypass)電容是把輸入信號(hào)中的高頻噪聲作為濾除對(duì)象,把前級(jí)攜帶的高頻雜波濾除,而去耦(decoupling)電容也稱退耦電容,是把輸出信號(hào)的干擾作為濾除對(duì)象。詳細(xì)閱讀>>

第二講 PCB的EMC布線分割、干擾抑制和去耦電容配置

?

第二講 PCB的EMC布線分割、干擾抑制和去耦電容配置

90%的電磁兼容問題是由于電路板的布線和接地不當(dāng)造成的,良好的PCB布線,能夠在不增加電路板生產(chǎn)成本的基礎(chǔ)上,提高電子設(shè)備的抗干擾性能,減小干擾發(fā)射,提高傳輸信號(hào)的完整性。本講介紹通過物理上的分割來減少不同類型線之間的耦合、基準(zhǔn)面的射頻電流抑制、布線分離、電源線設(shè)計(jì)、反射干擾抑制、保護(hù)與分流線路、配置去耦電容等PCB布線設(shè)計(jì)。詳細(xì)閱讀>>

第三講 PCB的EMC布線技術(shù)和去耦電容走線實(shí)例分析

?

第三講 PCB的EMC布線技術(shù)和去耦電容走線實(shí)例分析

本講介紹過孔、45度角的路徑、短截線、樹型信號(hào)線排列、輻射型信號(hào)線排列等十大PCB布線技術(shù),列出實(shí)用且經(jīng)過驗(yàn)證的PCB布線的通用規(guī)則和注意事項(xiàng),并給出去耦電容走線設(shè)計(jì)的實(shí)際案例分析。詳細(xì)閱讀>>

基礎(chǔ)知識(shí) 基礎(chǔ)知識(shí)
為何IC需要自己的去耦電容?

為何IC需要自己的去耦電容?

?

研發(fā)人員或許對(duì)書本上的知識(shí)很是了解,但是很多書本以外的衍生的深層次原因卻是不了解的,比方說大家都知道設(shè)計(jì)IC時(shí)候需要加IC自己的去耦電容,但是為什么要加呢?恐怕是要難倒一大批的工程師們。詳細(xì)閱讀>>

詳解濾波電容、去耦電容、旁路電容的作用

詳解濾波電容、去耦電容、旁路電容的作用

?

濾波電容用在電源整流電路中,用來濾除交流成分。使輸出的直流更平滑。去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩(wěn)定工作。旁路電容用在有電阻連接時(shí),接在電阻兩端使交流信號(hào)順利通過。詳細(xì)閱讀>>

印制板電源完整性及去耦電容優(yōu)化

印制板電源完整性及去耦電容優(yōu)化

?

電源完整性和信號(hào)完整性,在電路板設(shè)計(jì)中的重要程度不言而喻,本文簡(jiǎn)單介紹了電源完整性的仿真,在得到電源的阻抗曲線后,如何設(shè)置去耦電容,降低其在整個(gè)工作頻段中的阻抗,從而達(dá)到降低EMI的目的。詳細(xì)閱讀>>

正確連接去耦電容器會(huì)給您省去很多麻煩。即便在試驗(yàn)臺(tái)上不使用去耦合電路也能工作得很好,但若進(jìn)入量產(chǎn)階段時(shí)再因工藝變化和其他實(shí)際因素的影響,您的產(chǎn)品可能就會(huì)出現(xiàn)這樣或那樣的問題。吸取教訓(xùn)吧,別掉進(jìn)不使用去耦合的陷阱里!