為了減小米勒效應(yīng)的影響,目前提出了一些原理方法。這些原理雖然經(jīng)過了測(cè)試并公布于世,卻不夠完美,原因就在于,cgs沒有一個(gè)可靠的放電路徑。對(duì)這個(gè)設(shè)計(jì)進(jìn)行改造,就有了這個(gè)可行的級(jí)聯(lián)PFC原理布局。這里我們所使用的數(shù)值和組件模型只是用于說明這個(gè)原理,在實(shí)際應(yīng)用中可以根據(jù)需要加以修改。
共源共柵PFC設(shè)計(jì)是圍繞的MOSFET M1,M2和M3(圖1)展開的。先前提出的那些原理中都沒有M3,而是將它其用作M2的Cgs放電開關(guān)。如果驅(qū)動(dòng)合適,這個(gè)MOSFET可以顯著改善PFC。
M3應(yīng)該和M1同相進(jìn)行控制,在這里我們可以用一個(gè)價(jià)格較低的適中低電壓RDS晶體管。電壓源V3代表用于抵消M2的12V直流柵極,它應(yīng)該繞過一個(gè)10微法的陶瓷電容。如果諸如LTC1693-1或類似的雙通道MOSFET驅(qū)動(dòng)器驅(qū)動(dòng),M1和M3工作最好。
為M1和M3(圖2)創(chuàng)造合適的柵極驅(qū)動(dòng)信號(hào)非常重要。為了避免在電壓源V3和關(guān)閉的M3及M1之間出現(xiàn)直通電流,晶體管M3應(yīng)該比M1早關(guān)晚開。
圖2:M1(藍(lán)色)和M3(綠色)之間的柵極驅(qū)動(dòng)波形顯示要保證電路可靠運(yùn)行,需要確保時(shí)間準(zhǔn)確(水平方向表示時(shí)間,垂直表示柵極驅(qū)動(dòng)電壓)
兩條延遲線路的取決于所使用的MOSFET,它們?yōu)镸1和M3創(chuàng)造出控制電壓。這些延遲線建立在相似的低通濾波器上,包括電阻器R5、R6,電容器C1、C2,二極管D2,以及和它們相對(duì)應(yīng)的R8,R9,C5,C6和D1。
集成電路U2是一個(gè)PFC芯片可行的例子。供應(yīng)線路被動(dòng)力源V1代替,二極管D4到D7之間形成一個(gè)線整流器。任何功率足夠的二極管都可以用在這里。
集成電路U2創(chuàng)造了一個(gè)脈沖寬度調(diào)節(jié)電阻R17之間的控制信號(hào),這個(gè)信號(hào)分別進(jìn)入兩條延遲線。通過延遲線后,由于兩條通道延遲線使它分別經(jīng)歷了前緣和后緣的延遲。這就是MOSFET M1和M3之間產(chǎn)生柵極驅(qū)動(dòng)電壓的過程(圖2)。
相關(guān)閱讀:
臺(tái)式電源選購全攻略,遠(yuǎn)離被坑的結(jié)局【整流橋與PFC篇】
小編總結(jié):反激L6562單級(jí)PFC設(shè)計(jì)通病
近100%LED選用無PFC的BUCK電路,這是為何?