你的位置:首頁 > EMC安規(guī) > 正文

大咖告訴你:電磁兼容/電磁干擾的設(shè)計(jì)技巧和實(shí)戰(zhàn)設(shè)計(jì)問答

發(fā)布時(shí)間:2014-08-29 責(zé)任編輯:stone

【導(dǎo)讀】本文章將以問答的形式,從PCB設(shè)計(jì)技巧及抗干擾措施、屏蔽設(shè)計(jì)要點(diǎn)、手持產(chǎn)品干擾源定位及解決方案等角度探討電磁兼容的設(shè)計(jì)技巧及實(shí)戰(zhàn)設(shè)計(jì)中的難題,幫助工程師進(jìn)一步理解電磁兼容器件選型方法與設(shè)計(jì)技巧,更好地進(jìn)行產(chǎn)品的電磁兼容設(shè)計(jì)。

本文章將以問答的形式,從PCB設(shè)計(jì)技巧及抗干擾措施、屏蔽設(shè)計(jì)要點(diǎn)、手持產(chǎn)品干擾源定位及解決方案等角度探討電磁兼容設(shè)計(jì)的設(shè)計(jì)技巧及實(shí)戰(zhàn)設(shè)計(jì)中的難題,以幫助工程師進(jìn)一步理解電磁兼容器件選型方法與設(shè)計(jì)技巧,更好地進(jìn)行產(chǎn)品的電磁兼容設(shè)計(jì)。

問題一:PCB設(shè)計(jì)中濾波時(shí)選用電感值和電容值的方法是什么?

:電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時(shí)電流的反應(yīng)能力。如果LC的輸出端會有機(jī)會需要瞬間輸 出大電流,則電感值太大會阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關(guān)。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL也會有影響。

另外,如果這LC是放在開關(guān)式電源(switching regulation power)的輸出端時(shí),還要注意此LC所產(chǎn)生的極點(diǎn)零點(diǎn)(pole/zero)對負(fù)反饋控制(negative feedback control)回路穩(wěn)定度的影響。

問題二:PCB設(shè)計(jì)中模擬電源處的濾波經(jīng)常是用LC電路。但是為什么有時(shí)LC比RC濾波效果差?

:LC與RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當(dāng)。 因?yàn)殡姼械母锌?reactance)大小與電感值和頻率有關(guān)。如果電源的噪聲頻率較低,而電感值又不夠大,這時(shí)濾波效果可能不如RC。但是,使用RC濾波要付出的代價(jià)是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。

問題三:在設(shè)計(jì)PCB板時(shí),有如下兩個(gè)疊層方案

疊層1 ->信號 ->地 ->信號 ->電源+1.5V ->信號 ->電源+2.5V ->信號 ->電源+1.25V ->電源+1.2V ->信號 ->電源+3.3V ->信號 ->電源+1.8V ->信號 ->地 ->信號

疊層2 ->信號 ->地 ->信號 ->電源+1.5V ->信號 ->地 ->信號 ->電源+1.25V +1.8V ->電源+2.5V +1.2V ->信號 ->地 ->信號 ->電源+3.3V ->信號 ->地 ->信號

哪一種疊層順序比較優(yōu)選?對于疊層2,中間的兩個(gè)分割電源層是否會對相鄰的信號層產(chǎn)生影響?這兩個(gè)信號層已經(jīng)有地平面給信號作為回流路徑。

:應(yīng)該說兩種層疊各有好處,第一種保證了平面層的完整,第二種增加了地層數(shù)目,有效降低了電源平面的阻抗,對抑制 系統(tǒng)EMI有好處。 理論上講,電源平面和地平面對于交流信號是等效的。但實(shí)際上,地平面具有比電源平面更好的交流阻抗,信號優(yōu)選地平面作為回流平面。但是由于層疊厚度因素的 影響,例如信號和電源層間介質(zhì)厚度小于與地之間的介質(zhì)厚度,第二種層疊中跨分割的信號同樣在電源分隔處存在信號回流不完整的問題。
 

要采購開關(guān)么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉